本课程也可以作为 ECEA 5361 的学分,是 CU Boulder 电子工程理学硕士学位的一部分。 逻辑设计的硬件描述语言使学生能够使用 VHDL 和 Verilog 设计电路,这是 FPGA 设计中最常用的设计方法。 它采用 Natural Processing 学习流程,使语言学习变得简单易行。 首先介绍简单的示例,然后介绍语言规则和语法,接着介绍更复杂的示例,最后使用测试台模拟来验证设计的正确性。 讲课内容通过许多编程例题得到强化,从而掌握语言技能。 完成本课程后,每个学生都将基本熟练掌握这两种语言,更重要的是,他们将掌握足够的知识,可以继续学习并自行掌握 Verilog 和 VHDL 的专业知识。 本课程包括特定的硬件和软件要求。请查看下面的常见问题以了解完整的详细信息。

用于 FPGA 设计的硬件描述语言
本课程是 嵌入式系统的 FPGA 设计 专项课程 的一部分


位教师:Timothy Scherr
访问权限由 New York State Department of Labor 提供
45,250 人已注册
您将学到什么
解释 HDL 在 FPGA 和 ASIC 设计输入和验证中的作用
利用 HDL 软件工具进行 FPGA 开发
您将获得的技能
- Electronic Hardware
- Simulations
- Test Script Development
- Electronics
- Programming Principles
- Computational Logic
- Verification And Validation
- Test Tools
- Computer Programming
- Hardware Design
- Debugging
- Electrical and Computer Engineering
- Development Testing
- Test Case
- Functional Testing
- Application Specific Integrated Circuits
- Simulation and Simulation Software
- System Design and Implementation
要了解的详细信息

添加到您的领英档案
6 项作业
了解顶级公司的员工如何掌握热门技能

积累特定领域的专业知识
- 向行业专家学习新概念
- 获得对主题或工具的基础理解
- 通过实践项目培养工作相关技能
- 获得可共享的职业证书

该课程共有4个模块
获得职业证书
将此证书添加到您的 LinkedIn 个人资料、简历或履历中。在社交媒体和绩效考核中分享。
攻读学位
课程 是 University of Colorado Boulder提供的以下学位课程的一部分。如果您被录取并注册,您已完成的课程可计入您的学位学习,您的学习进度也可随之转移。
人们为什么选择 Coursera 来帮助自己实现职业发展

Felipe M.

Jennifer J.

Larry W.

Chaitanya A.
学生评论
- 5 stars
60.12%
- 4 stars
27.27%
- 3 stars
6.85%
- 2 stars
2.71%
- 1 star
3.03%
显示 3/627 个
已于 May 6, 2020审阅
FIFO assignments in both Verilog and VHDL should define purpose of all the internal nets and registers listed in the problem.
已于 Jun 6, 2021审阅
I really liked this course . if someone wants to know how digital circuits are made inside of computer then this course could be proven as turning point in his way of learning .
已于 Sep 3, 2020审阅
The course is good. It will enhance your vhdl and verilog skills but there are some places where i found insufficient details.
从 物理科学与工程 浏览更多内容

University of Colorado Boulder

University of Colorado Boulder

University of Colorado Boulder


